# **Notice Quartus II**

Ce petit guide doit vous permettre de vous familiariser avec l'outil de synthèse Quartus II. L'ensemble des outils logiciels utilisés pour le VHDL peuvent être installé gratuitement sur Windows ou Linux.

#### Pour la carte DE0 :

### **Quartus version 13**

### **Sources des TPs VHDL:**

Pour les sources des TPs, vous avez toujours au moins 3 répertoires :

- 1 dossier **src** qui doit contenir uniquement les sources VHDL de votre projet (pas de banc de test et pas de fichier de simulation),
- 1 dossier **simu** qui doit contenir uniquement les fichiers de simulation (banc de test, script de simulation et fichiers temporaires de simulation)
- 1 dossier **fit** qui doit contenir le projet Quartus et l'ensemble des fichiers générés lors de la synthèse. Il ne faut surtout pas copier les sources depuis **src** dans le dossier **fit**!

## 2 Création d'un projet avec Quartus 2

Après avoir lancé Quartus 2, vour devez commencer par créer un nouveau projet. Pour cela il faut suivre les étapes suivantes :

### Cliquez sur File → New Project Wizard

Dans la fenêtre qui s'ouvre, cliquez sur Next.

Sur la page qui s'ouvre, renseignez le dossier dans lequel doit être créé le projet sur la première ligne et le nom du projet sur la seconde ligne.

Par exemple pour le TP1, vous allez choisir le dossier **fit** qui se trouve dans les sources de l'archive préalablement dézipper du TP1\_BCD.zip comme ceci :



Yann DOUZE 1

Cliquez sur Next

Laisser Empty Project et cliquez sur Next si cela est demandé.

Dans la fenêtre **Add Files**, vous pouvez rajouter les sources de votre projet qui se trouvent dans le dossier **src** du dossier **TP1\_BCD** et cliquez sur **Next** 

Sur la fenêtre **Family & Device Settings**, il faut sélectionnez le FPGA de la carte que vous allez utiliser pour les TPs.

Pour la carte DE0, il s'agit du FPGA **EP3C16F484** (Famille **Cyclone III)**Pour la carte DE1-SoC, il s'agit du FPGA **5CSEMA5F31C6N** (Famille **Cyclone V SE)** 

Ensuite, cliquez sur Next et enfin sur Finish.

### Synthése, assignement des Pins et programmation de la carte FPGA :

Une fois que vous avez terminé d'éditer les codes sources de votre TPs ou projet, effectuer les simulations qui permettent de vérifier que votre conception fonctionne correctement. Vous allez devoir faire la synthèse de vos codes et programmer la carte FPGA.

Pour cela il faut suivre les étapes suivantes :

- 1. Synthèse du projet Quartus: Depuis le menu Processing, sélectionnez Start Compilation ou alors, cliquez directement sur l'icône . Après quelques minutes, la fenêtre Compilation Report Flow summary apparait et vous donne les résultats de la synthèse et du placement routage. Cette page vous renseigne sur la place occupée par votre design dans le FPGA:
  - Le nombre d'éléments logiques utilisés (Total Logic element)
  - Le nombre de registres (Total Registers)
  - Le nombre de pins (Total Pins)
  - L'espace mémoire utilisés (Total Memory bits)
  - Le nombre de multiplieur utilisés (Embedded multiplier 9-bit)
  - Le nombre de PLL
- 2. Maintenant il va falloir connecter les entrées/sorties de votre composant Top Level (TP1\_BCD.vhd par exemple) avec les entrées/sorties du FPGA.
- 3. Pour cela, il faut aller sur le menu **Assignements → Pin Planner** qui vous permet de préciser le numéro de Pin pour chaque signal présent sur l'entité de votre composant Top-Level. Pour connaitre le numéro de pin, il faut se reporter au « User Manual » de la carte.
- 4. Une fois que vous avez terminé l'assignement de tous les Pins, il faut relancer la synthèse . Depuis le menu **Processing**, sélectionnez **Start Compilation** ou alors, cliquez directement sur l'icône .
- 5. **Ensuite pour programmer la carte**, il faut s'assurer que la carte est bien alimentée. Connectez la carte à votre PC avec le câble USB.
- 6. Lancez le programmateur depuis le menu **Tools** → **Programmer** ou l'icône ♥ . Une fenêtre apparait, Le nom du type de câble doit apparaitre à côtés de **Hardware Setup...**
- 7. Si ce n'est pas le cas, cliquez sur Hardware Setup

Si ce n'est pas déjà sélectionné, choisissez l'option **DE0 [USB-1]** sur le menu déroulant **Currently selected hardware** et cliquez sur **Close**.

Cliquez ensuite sur Auto Detect afin de détecter tous les device qui sont présent sur la chaine JTAG.

Yann DOUZE 2

### Notice Quartus II

Vous devriez avoir le FPGA listé sur la chaine JTAG du programmeur. Sélectionnez le FPGA et cliquez sur Change File.

Sélectionnez le fichier .sof de votre projet (par exemple TP1\_BCD.sof) et sélectionnez Program/Configure. Cliquez ensuite sur Start pour programmer le FPGA.

Yann DOUZE 3